2026-3-5 7:24:36 周四
  忘记密码
帐号
密码
  
首  页 | 文化新闻 | 出版社 | 发行单位 | 出版观澜 | 馆配 | 图书 | 音像 | 报刊 | 电子出版物 | 文化艺术品 | 诗意名城 | 一字千金
动  漫 | 休闲游戏 | 手机小说报 | 视 频 | 文交会 | 文化焦点 | 名家名作 | 我新我秀 | BBS | EMBA | 29中 | 总平台
  购买本书的顾客还买过  
C语言教程(周丰)(高职高专)
C语言教程(周丰)(高职高专)
工装室内装饰装修CAD图集(附光盘)
工装室内装饰装修CAD图集(...
C语言程序设计(袁薄佳等)
C语言程序设计(袁薄佳等)
C语言与程序设计
C语言与程序设计
C程序设计实训教程/高等学校用书教材
C程序设计实训教程/高等学校...
计算机辅助艺术设计
计算机辅助艺术设计
  销售排行  
 C++编程思想 第2卷:实..
 多核计算与程序设计(周伟明)
 21天学通C++:第五版
 编译器构造C语言描述
 Java轻松入门
 21天学通Java 6(第..
 C语言程序设计基础与项目实训
 JavaScript网页特..
江苏发行网 >> 图书 >> 计算机
Xilinx ISE Design Suite 10.x FPGA开发指南
Xilinx ISE Design Suite 10.x FPGA开发指南
商品编号:JSFXW20090812142953 版号:9787115187369
开    本:16开 装帧:平装
版    次:2008-11-1 1版
发行单位:江苏发行网
出版单位:人民邮电出版社
著 作 者:田耘 徐文波 胡彬 等编著
商品数量:100本 被浏览288次  热卖中
商品折扣:7.8 折  赠送积分:0分  共节省13.00元
商品价格: ¥59.00元
¥46.00元
市场价 会员价

推荐理由
本书卖点:
1.Xilinx公司官方推荐用书,权威性强。
2.版本最新,为ISE Design Suite 10.1版本(本软件原计划2008年9月推出,但由于赛灵思公司考虑奥运因素,已于08年7月提前推出)。
3.内容全面,涉及FPGA三大应用领域:数字信号处理、嵌入式与高速传输。
4.知名专家作序。
5.近期作者将在北京邮电大学举办Xilinx讲座。
6.附赠DVD光盘,信息量大,内含大量的源代码,同时附赠该官方的授权软件


内容简介


  本书以Xilinx FPGA逻辑开发流程为主线,以浅入深出、图文并茂的方式,全面、详细地介绍了Xilinx公司的终极开发套件ISE Design Suite 10.1中逻辑开发的操作方法,并精选了多个实际开发案例进行深入讲解。书中内容结合了作者多年的实际开发经验,具有很高的实践指导价值。
  本书针对性较强,可满足实际工程开发的需求。本书可作为电子和通信工程师的实用工具书,还可作为高等院校通信工程、电子工程、计算机以及微电子与集成电路等相关专业的高年级本科生以及研究生的教材和学习参考书。


目录


第1章 FPGA开发基础知识 
1.1 可编程逻辑器件基础 
1.1.1 可编程逻辑器件概述 
1.1.2 可编程逻辑器件的发展历史 
1.1.3 可编程逻辑器件开发工具 
1.2 FPGA器件的基础知识 
1.2.1 FPGA芯片的基本工作原理
1.2.2 Xilinx FPGA的基本架构
1.2.3 典型的FPGA开发流程
1.2.4 基于FPGA的SoC设计方法
1.2.5 FPGA芯片与设计的性能指标 
1.3 本章小结
第2章 Xilinx FPGA资源简介 
2.1 Xilinx最新FPGA 
2.1.1 高端平台Virtex 5系列 
2.1.2 中低端平台Spartan 3E系列 
2.2 Xilinx主流芯片介绍 
2.2.1 Xilinx FPGA芯片介绍 
2.2.2 Xilinx PROM芯片介绍
2.2.3 Xilinx芯片的选型 
2.3 Xilinx FPGA的开发资源 
2.3.1 Xilinx FPGA在通信领域中的解决方案 
2.3.2 Xilinx FPGA在汽车电子领域中的解决方案 
2.3.3 Xilinx FPGA在工业/科学/医疗领域中的解决方案 
2.3.4 Xilinx FPGA在宇航和国防领域中的解决方案 
2.3.5 Xilinx FPGA在其他领域中的解决方案 
2.4 Xilinx FPGA的电子文档资源 
2.4.1 Xilinx官方文档分类 
2.4.2 ISE软件自带文档 
2.4.3 Xilinx 电子文档资源的搜索技巧 
2.4.4 FPGA设计人员的进阶路线 
2.5 Xilinx FPGA芯片管脚解读 
2.5.1 FPGA芯片的封装形式 
2.5.2 FPGA芯片的管脚介绍 
2.5.3 FPGA芯片管脚的分配策略
2.6 本章小结
第3章 新一代开发工具 ISE Design Suite 10.1 
3.1 ISE Design Suite 10.1简介 
3.1.1 ISE Design Suite 10.1综述 
3.1.2 ISE Design Suite 10.1的创新特性 
3.2 ISE Design Suite 10.1主要组件 
3.2.1 ISE Foundation 
3.2.2 EDK开发工具 
3.2.3 DSP工具
3.2.4 ChipScope Pro 
3.2.5 PlanAhead
3.3 本章小结 
第4章 ISE Foundation基本组件 
4.1 ISE Foundation的介绍与安装 
4.1.1 ISE Foundation简要介绍 
4.1.2 ISE软件的安装 
4.1.3 ISE软件的基本操作 
4.1.4 ISE软件的开发操作流程 
4.2 基于ISE的工程建立与设计输入 
4.2.1 新建工程 
4.2.2 HDL代码输入 
4.2.3 状态机的输入与验证 
4.2.4 原理图输入法 
4.2.5 代码模板的使用 
4.2.6 Xilinx IP Core的使用 
4.3 基于ISE的仿真 
4.3.1 基于波形测试法的仿真 
4.3.2 基于HDL测试代码的仿真 
4.4 基于ISE的综合与实现 
4.4.1 基于Xilinx XST的综合
4.4.2 基于ISE的实现 
4.4.3 基于目标和用户策略的设计方法 
4.4.4 基于SmartXplorer/Xplorer 的实现技术 
4.4.5 基于SmartCompile的设计保存技术 
4.5 用户约束文件 
4.5.1 约束文件的基本知识 
4.5.2 UCF文件的语法说明 
4.5.3 管脚和区域约束语法 
4.5.4 时序约束语法 
4.6 管脚和区域约束工具Floorplan Editor
4.6.1 Floorplan Editor功能简介
4.6.2 利用PACE完成管脚分配 
4.6.3 使用Floorplan Editor完成管脚分配和区域约束 
4.6.4 Floorplan Editor的其他功能 
4.7 时序约束工具Constraints Editor 
4.7.1 Constraints Editor功能简介 
4.7.2 利用Constraints Editor添加时序约束
4.7.3 利用Constraints Editor添加分组约束 
4.7.4 利用Constraints Editor添加专用约束 
4.8 基于ISE的器件配置 
4.8.1 FPGA配置电路 
4.8.2 iMPACT参数设置 
4.8.3 配置FPGA器件 
4.8.4 配置PROM器件 
4.9 本章小结 
第5章 ISE Foundation高级组件 
5.1 在线逻辑分析仪ChipScope Pro 
5.1.1 ChipScope Pro工具简介 
5.1.2 ChipScope Core Generator使用说明 
5.1.3 ChipScope Core Inserter使用说明 
5.1.4 ChipScope Core Analyzer使用说明 
5.1.5 ChipScope Pro Serial I/O Toolkit使用说明 
5.1.6 ChipScope Pro应用实例 
5.2 平面布局规划器PlanAhead 
5.2.1 PlanAhead 10.1的安装及新特性 
5.2.2 PlanAhead设计流程 
5.2.3 利用PinAhead进行I/O引脚规划 
5.2.4 使用ExploreAhead优化实现结果 
5.3 时序分析器Timing Analyzer 
5.3.1 时序分析基础 
5.3.2 Xilinx FPGA中的时钟资源 
5.3.3 ISE时序分析器的软件操作 
5.3.4 Timing Analyzer应用实例 
5.4 布局规划器Floorplanner 
5.4.1 Floorplanner简介 
5.4.2 Floorplanner软件操作 
5.4.3 Floorplanner应用实例 
5.5 底层编辑器FPGA Editor 
5.5.1 FPGA Editor简介 
5.5.2 FPGA Editor软件操作 
5.5.3 FPGA Editor应用实例 
5.6 功耗分析工具XPower 
5.6.1 功耗分析简介 
5.6.2 XPower估计器 
5.6.3 XPower分析器 
5.6.4 低功耗设计技术 
5.6.5 XPower分析器应用实例 
5.7 本章小结
第6章 ISE与第三方软件 
6.1 ModelSim仿真软件的使用
6.1.1 ModelSim仿真软件的安装 
6.1.2 在ModelSim中指定Xilinx的仿真库 
6.1.3 ModelSim的基本操作 
6.1.4 ModelSim的高级操作 
6.2 综合工具Synplify Pro 
6.2.1 Synplify Pro综合软件的安装 
6.2.2 Synplify Pro的使用 
6.3 ISE与MATLAB的联合使用 
6.3.1 利用MATLAB辅助FPGA的逻辑设计 
6.3.2 利用MATLAB完成DSP系统开发 
6.3.3 利用MATLAB自动生成滤波器代码 
6.4 本章小结 
第7章 FPGA底层单元与逻辑开发实例 
7.1 FPGA底层单元开发 
7.1.1 Xilinx全局时钟网络的使用 
7.1.2 DCM模块的使用 
7.1.3 Xilinx内嵌块存储器的使用 
7.1.4 硬核乘加器DSP48的使用 
7.2 FPGA常用IP Core使用实例 
7.2.1 Cordic算法IP Core的使用 
7.2.2 FFT算法IP Core的使用
7.2.3 FIR滤波器IP Core的使用 
7.3 开发实例—LMS算法的Verilog实现 
7.3.1 LMS算法的原理 
7.3.2 LMS算法的MATLAB实现 
7.3.3 LMS算法的FPGA实现 
7.3.4 LMS算法的软件调试
7.4 本章小结 
附录 Verilog HDL语言基础 
参考文献 

星级指数: ☆☆ ☆☆☆ ☆☆☆☆ ☆☆☆☆☆
标    题:
内    容:
 
配送范围 如何交款 我的订单 售后服务 需要帮助
运费收取标准
■ 配送时间和配送范围
付款方式
■ 汇款单招领
如何查询订单情况
■ 怎样下订单
■ 退换货原则
■ 退换货处理
忘记了密码
 
关于我们 | 友情链接 | 网站地图 | 汇款方式 | 帮助中心 | 合同下载
在线客服:江苏发行网温馨客服二 江苏发行网温馨客服四
中华人民共和国增值电信业务经营许可证号:苏B2-20100342 备案号:苏ICP备10223332号-2
网站服务电话:025-51861377 发行协会电话:025-83361842 服务邮箱:admin@jsfxw.com
版权所有 上书房 法律顾问团:鲍平 律师、邱宝军 律师